|
■社名 :アルデック・ジャパン株式会社
■住所 :東京都新宿区新宿1-34-15 新宿エステートビル9F
■問い合わせTEL:03-5312-1791 FAX : 03-5312-1795
■問い合わせE-Mail:sales-jp@aldec.com
■URL : http://www.aldec.co.jp/
|
|
■会社プロフィール |
アルデック社は、エレクトロニクス・デザイン検証のインダストリ・リーダです。
RTLデザイン作成、RTLシミュレータ、ハードウェア・アシステッド検証、エミュレーション、デザインルールチェック、IPコア、DO-254機能検証および軍事/航空宇宙向けソリューションといったパテントを取得したテクノロジを提供しています。 |
■出展製品概要 |
■ ALINT デザインの品質向上、再利用を目的として、多くの企業でSTARCが制定したRTL設計スタイルガイドの設計ルールが採用されております。しかしながら、シミュレーションや実機において設計ルール違反による問題が依然多く発生し、問題のチェックには多くの工数を必要としています。ALINTは、STARCルールを含む多くのルールセットによって、設計初期からコーディングスタイルのチェックが行え、違反項目の容易な解析機能でデザインのルール違反や問題を早期に解決することが可能となります。
■ Riviera-PRO HDL設計で使用する標準言語を全てサポートし、Linux/Windows 32bit/64bitに対応した高速論理シミュレータです。高速波形表示、コードカバレッジ、アドバンスデータフローなどの強力なデバッグ機能、アサーションやOVM/UVMなどの最新検証手法をサポートしています。C/C++/DPI-C/SystemC、およびMATLAB/Simulinkとのインタフェースによって協調検証環境も容易に実現できます。また、マルチコアCPUをサポートしたシミュレーションにより、画期的なシミュレーション速度を実現しています。
■ Active-HDL
ブロックダイアグラム、ステートマシンなどのグラフィカル・エントリツールを搭載し、標準設計言語を強力にサポートする高速論理シミュレータを持つ設計支援ツールです。設計初期のドキュメント生成支援、論理合成や配置配線ツールの起動など、設計工程を管理/運用するこができます。各FPGAベンダツールと強力に連携し、Xilinx SecureIP等の暗号化されたソースのシミュレーションが可能です。多くの設計者によって使用された実績に裏付けられた多彩な機能によって設計、検証を効率良く進めることができます。
■ HES ハードウェア論理検証やソフトウェア開発支援環境として、FPGAベースのエミュレータが市場に登場してから10年を超えました。しかし、多くの企業が導入をためらう、あるいはFPGAベースからカスタムチップを搭載したより高価なエミュレータへ移行せざるを得ない状況は変わりません。
その理由として、下記2点があげられると思います。
@エミュレーション環境構築に想定以上のリソースがかかり結果としてTAT短縮にならなかった。
A環境は構築したものの、目標とするスピードが実現出来なかった為、一部の検証項目しか実施できなかった。
アルデックが提供するエミュレーション環境HESは、業界で唯一のLinux/Windows OSをサポートし、ソフトウェア開発環境と親和性の高い検証環境を構築できます。さらにパテントを持つクロックのハンドリング、SCE-MIインフラストラクチャをベースとしたトランザクタを提供し、エミュレーション手法の導入を加速します。
|